Zentrale öffentliche Logbücher
Zur Navigation springen
Zur Suche springen
Unten auf dieser Seite befindet sich ggf. eine Auflistung aus lokalen Logbüchern. Benutzerrechte-Änderungen durch Stewards finden sich im Meta-Wiki.
Die Logbücher können nach Typ, Benutzernamen und nach betroffener Seite bzw. betroffenem Benutzer gefiltert werden. Innerhalb des Benutzer-/Seitennamens muss dabei die Groß- und Kleinschreibung beachtet werden; der Anfangsbuchstabe kann jeweils groß oder klein geschrieben werden ohne Auswirkung auf das Suchergebnis.
- 22:48, 5. Okt. 2024 Skranon Diskussion Beiträge verschob die Seite Diskussion:Liste der Intel-Celeron-Core-i-Prozessoren nach Diskussion:Liste der Intel-Celeron-Prozessoren (korrekte Bezeichnung: Für die einheitliche Bezeichnung, wie beim Artikel Liste der Intel-Pentium-Prozessoren)
- 22:48, 5. Okt. 2024 Skranon Diskussion Beiträge verschob die Seite Liste der Intel-Celeron-Core-i-Prozessoren nach Liste der Intel-Celeron-Prozessoren und überschrieb dabei eine Weiterleitung (korrekte Bezeichnung: Für die einheitliche Bezeichnung, wie beim Artikel Liste der Intel-Pentium-Prozessoren)
- 22:48, 5. Okt. 2024 Skranon Diskussion Beiträge löschte die Weiterleitung Liste der Intel-Celeron-Prozessoren durch Überschreiben (Gelöscht, um Platz für die Verschiebung von „Liste der Intel-Celeron-Core-i-Prozessoren“ zu machen)
- 16:24, 25. Jul. 2024 Skranon Diskussion Beiträge erstellte die Seite Zen 5 (Zen 5) Markierung: Visuelle Bearbeitung
- 23:08, 6. Jan. 2024 Skranon Diskussion Beiträge verschob die Seite Diskussion:Liste der Mikroprozessoren von Intel nach Diskussion:Liste der Intel-Prozessoren (korrekte Bezeichnung: Passender Titel für alle Prozessoren von Intel. Werde die Seite auf den aktuellen Stand bringen, deshalb braucht es einen anderen Titel. Siehe Diskussion:Intel-Core-i-Serie unter Meteor Lake.)
- 23:08, 6. Jan. 2024 Skranon Diskussion Beiträge verschob die Seite Liste der Mikroprozessoren von Intel nach Liste der Intel-Prozessoren (korrekte Bezeichnung: Passender Titel für alle Prozessoren von Intel. Werde die Seite auf den aktuellen Stand bringen, deshalb braucht es einen anderen Titel. Siehe Diskussion:Intel-Core-i-Serie unter Meteor Lake.)
- 20:30, 14. Okt. 2023 Skranon Diskussion Beiträge erstellte die Seite Sockel SP6 (AZ: Die Seite wurde neu angelegt: {{Infobox | Titel = Sockel SP6 | Stil = 2 | Feldname1 = Bauart | Daten1 = LGA-ZIF | Feldname2 = Chip-Formfaktor | Daten2 = Flip-chip | Feldname3 = Kontakte | Daten3 = 4844 | Feldname4 = RAM | Daten4 = ECC DDR5 | Feldname5 = Prozessoren | Daten5 = Epyc: : Zen 4#EPYC 8004 „S…) Markierung: Visuelle Bearbeitung
- 21:35, 19. Sep. 2023 Skranon Diskussion Beiträge erstellte die Seite Intel-Meteor-Lake-Mikroarchitektur (AZ: Die Seite wurde neu angelegt: {{Infobox | Titel = Meteor Lake (Mikroarchitektur) | Stil = 2 | Feldname1 = Hersteller | Daten1 = Intel | Feldname2 = Herstellungsprozess | Daten2 = Intel 4<br />TSMC N5 | Feldname4 = Verkaufs-<br />bezeichnung | Daten4 = Intel-Core<br />Intel-Core-Ultra | Feldname8 = Vorgänger | Daten8 = Alder Lake<br />Intel-Raptor-Lake-Mikroarchitektur|Raptor …) Markierung: Visuelle Bearbeitung
- 19:59, 30. Mär. 2023 Skranon Diskussion Beiträge erstellte die Seite Benutzer:Skranon/Beitragszahl (AZ: Die Seite wurde neu angelegt: 0) Markierung: Visuelle Bearbeitung
- 17:59, 27. Mär. 2023 Skranon Diskussion Beiträge erstellte die Seite Sockel G3 (AZ: Die Seite wurde neu angelegt: {{Infobox CPU-Sockel | Name = Intel Sockel G3 | Jahr = 2013 | Bauart = Flip-Chip PGA | Kontakte = 946 / 947 | Protokoll = DMI | FSB = 5,0 GT/s | Vorgänger-Sockel = Sockel G2 | RAM = DDR3 }} Der '''Sockel G3''' (auch als rPGA 946B/947 bekannt) ist ein CPU-Sockel von Intel für die Int…) Markierung: Visuelle Bearbeitung
- 17:58, 27. Mär. 2023 Skranon Diskussion Beiträge wurde automatisch von Passiver Sichter zu Passiver Sichter und Sichter zugeordnet
- 21:30, 23. Mär. 2023 Skranon Diskussion Beiträge erstellte die Seite Sockel G2 (AZ: Die Seite wurde neu angelegt: {{Infobox CPU-Sockel | Name = Sockel G2 | Jahr = 2011 | Bauart = Flip-Chip PGA | Kontakte = 988 | Protokoll = DMI | FSB = 2,5 GT/s<br />4,8 GT/s | Volt = max. 5 V mit max. 500 mA pro Pin | Prozessoren = Sandy-Bridge<br />Ivy-Bridge | Vorgänger-Soc…) Markierung: Visuelle Bearbeitung
- 16:53, 19. Feb. 2023 Skranon Diskussion Beiträge erstellte die Seite Sockel SP5 (AZ: Die Seite wurde neu angelegt: {{Infobox | Titel = Sockel SP5 | Stil = 2 | Feldname1 = Bauart | Daten1 = LGA-ZIF | Feldname2 = Chip-Formfaktor | Daten2 = Flip-chip | Feldname3 = Kontakte | Daten3 = 6096 | Feldname4 = RAM | Daten4 = ECC DDR5 | Feldname5 = Prozessoren | Daten5 = Epyc: : Genoa : Bergamo : Turi…) Markierung: Visuelle Bearbeitung: Gewechselt
- 14:41, 2. Feb. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Embedded Ryzen V (Zen2) (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale: * Sockel: FP6. * Alle CPUs unterstützen DDR4-3200 im Dual-Channel. * Alle CPUs unterstützen 20 PCIe 3.0-Lanes. {| class="wikitable sortable" style="text-align: center;" ! colspan="2" rowspan="3" |Marke | Modell ! colspan="5" |CPU ! colspan="2" |GPU ! rowspan="3" |TDP |- ! rowspan="2" |Mehrke…) Markierung: Visuelle Bearbeitung: Gewechselt
- 14:27, 2. Feb. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Embedded Ryzen V (Zen) (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale: * Sockel: FP5. * Alle CPUs unterstützen DDR4-2400 im Dual-Channel, mit Ausnahme der V1807B, V1780B und V1756B, sie unterstützen DDR4-3200. * Alle CPUs unterstützen 16 PCIe 3.0-Lanes. {| class="wikitable sortable" style="text-align: center;" ! colspan="2" rowspan="3" |Marke | Modell ! colspan=…) Markierung: Visuelle Bearbeitung: Gewechselt
- 13:56, 2. Feb. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Embedded Ryzen R (Zen+) (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale: * Sockel: FP5. * R2314 unterstützt DDR4-2666 und R2312 unterstützt DDR4-2400 im Dual-Channel. * L2-Cache für R2314: 2 MB pro Kern. * L2-Cache für R2312: 1 MB pro Kern. * Alle CPUs unterstützen 8 PCIe 3.0-Lanes. {| class="wikitable sortable" style="text-align: center;" ! co…) Markierung: Visuelle Bearbeitung: Gewechselt
- 13:41, 2. Feb. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Embedded Ryzen R (Zen) (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale: * Sockel: FP5. * Alle CPUs unterstützen DDR4-2400 im Dual-Channel, mit Ausnahme der R1102G, der unterstützt den RAM im Single-Channel. * L2-Cache: 1 MB pro Kern. * Alle CPUs unterstützen 8 PCIe 3.0-Lanes, mit Ausnahme der R1102G, der unterstützt nur 4 PCI Express|P…) Markierung: Visuelle Bearbeitung: Gewechselt
- 21:10, 27. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 7045 Mobile (Dragon Range) (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale: * Sockel: FL1. * Alle CPUs unterstützen DDR5-5200 im Dual-Channel. * L1-Cache: 64 KB (32 KB Daten + 32 KB Anweisungen) pro Kern. * L2-Cache: 1 MB pro Kern. * Alle CPUs unterstützen 28 PCIe 5.0-Lanes. * Enthält integrierte RDNA2-GPU. * Herstellungsproz…) Markierung: Visuelle Bearbeitung: Gewechselt
- 20:59, 27. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 7040 Mobile (Phoenix) (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale: * Sockel: FP7, FP7r2, FP8. * Alle CPUs unterstützen DDR5-5600 oder LPDDR5X-7500 im Dual-Channel. * L1-Cache: 64 KB (32 KB Daten + 32 KB Anweisungen) pro Kern. * L2-Cache: 1 MB pro Kern. * Alle CPUs unterstützen 20 PCIe 4.0-Lanes. * Enthält integrierte :en:RDNA_(microarchitect…) Markierung: Visuelle Bearbeitung: Gewechselt
- 20:47, 27. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 7035 Mobile (Rembrandt-R) (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale: * Sockel: FP7, FP7r2. * Alle CPUs unterstützen DDR5-4800 oder LPDDR5-6400 im Dual-Channel. * L1-Cache: 64 KB (32 KB Daten + 32 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 16 PCIe 4.0-Lanes. * Enthält integrierte :en:RDNA_(microarchitecture)…) Markierung: Visuelle Bearbeitung: Gewechselt
- 20:32, 27. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 6000 Mobile APUs (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 6000 Notebook-APUs: * Sockel: FP7, FP7r2. * Alle CPUs unterstützen DDR5-4800 oder LPDDR5-6400 im Dual-Channel. * L1-Cache: 64 KB (32 KB Daten + 32 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 16 PCIe 4.0-Lanes. * Enthält integrierte […) Markierung: Visuelle Bearbeitung: Gewechselt
- 00:05, 27. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 7030 Mobile (Barcelo-R) (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale: * Sockel: FP6. * Alle CPUs unterstützen DDR4-3200 oder LPDDR4-4266 im Dual-Channel. * L1-Cache: 64 KB (32 KB Daten + 32 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 16 PCIe 3.0-Lanes. * Enthält integrierte :en:Graphics_Core_Next#Graphics_Cor…) Markierung: Visuelle Bearbeitung: Gewechselt
- 23:43, 26. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 5000 Mobile APUs (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 5000 Notebook-APUs: * Sockel: FP6. * Alle CPUs unterstützen DDR4-3200 oder LPDDR4-4266 im Dual-Channel. * L1-Cache: 64 KB (32 KB Daten + 32 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 16 PCIe 3.0-Lanes. * Enthält integrierte :en:Gr…) Markierung: Visuelle Bearbeitung: Gewechselt
- 22:59, 26. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 7020 Mobile (Mendocino) (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale: * Sockel: FP6. * Alle CPUs unterstützen LPDDR5-5500 im Dual-Channel. * L1-Cache: 64 KB (32 KB Daten + 32 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 4 PCIe 4.0-Lanes. * Enthält integrierte RDNA2-GPU. * Herstellungsprozess: TS…) Markierung: Visuelle Bearbeitung: Gewechselt
- 19:31, 26. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 5000 Mobile (Lucienne) (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale: * Sockel: FP6. * Alle CPUs unterstützen DDR4-3200 oder LPDDR4-4266 im Dual-Channel. * L1-Cache: 64 KB (32 KB Daten + 32 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 16 PCIe 3.0-Lanes. * Enthält integrierte :en:Graphics_Core_Next#Graphics_Cor…) Markierung: Visuelle Bearbeitung: Gewechselt
- 18:17, 26. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 4000 Mobile APUs (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 4000 Notebook-APUs: * Sockel: FP6. * Alle CPUs unterstützen DDR4-3200 oder LPDDR4-4266 im Dual-Channel. * L1-Cache: 64 KB (32 KB Daten + 32 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 16 PCIe 3.0-Lanes. * Enthält integrierte :en:Gr…) Markierung: Visuelle Bearbeitung: Gewechselt
- 17:03, 26. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 3000 Mobile APUs (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 3000 Notebook-APUs: * Sockel: FP5. * Alle CPUs unterstützen DDR4-2400 im Dual-Channel. * L1-Cache: 96 KB (32 KB Daten + 64 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 16 PCIe 3.0-Lanes. * Enthält integrierte :en:Graphics_Core_Next#Graphics_Core…) Markierung: Visuelle Bearbeitung: Gewechselt
- 16:27, 26. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 3000 Mobile (Dali) (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale: * Sockel: FP5. * Alle CPUs unterstützen DDR4-2400 im Dual-Channel. * L1-Cache: 96 KB (32 KB Daten + 64 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 12 PCIe 3.0-Lanes. * Enthält integrierte :en:Graphics_Core_Next#Graphics_Core_Next_5|GCN-GPU der 5. Genera…) Markierung: Visuelle Bearbeitung: Gewechselt
- 16:01, 26. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 2000 Mobile APUs (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 2000 Notebook-APUs: * Sockel: FP5. * Die CPUs der U-Serie unterstützen DDR4-2400 im Dual-Channel, während die CPUs der H-Serie DDR4-3200 unterstützen. * L1-Cache: 96 KB (32 KB Daten + 64 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 12 …) Markierung: Visuelle Bearbeitung: Gewechselt
- 01:18, 26. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 7000 Desktop CPUs (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 7000 Desktop-CPUs: * Sockel: AM5. * Alle CPUs unterstützen DDR5-5200 im Dual-Channel. * L1-Cache: 64 KB (32 KB Daten + 32 KB Anweisungen) pro Kern. * L2-Cache: 1 MB pro Kern. * Alle CPUs unterstützen 28 PCIe 5.0-Lanes. 4 der Lanes sind als Link zum Chipsatz reserviert…) Markierung: Visuelle Bearbeitung: Gewechselt
- 00:38, 26. Jan. 2023 Skranon Diskussion Beiträge verschob die Seite Vorlage:AMD Ryzen Threadripper 5000 nach Vorlage:AMD Ryzen Threadripper 5000 Serie und überschrieb dabei eine Weiterleitung
- 00:38, 26. Jan. 2023 Skranon Diskussion Beiträge löschte die Weiterleitung Vorlage:AMD Ryzen Threadripper 5000 Serie durch Überschreiben (Gelöscht, um Platz für die Verschiebung von „Vorlage:AMD Ryzen Threadripper 5000“ zu machen)
- 00:27, 26. Jan. 2023 Skranon Diskussion Beiträge verschob die Seite Vorlage:AMD Ryzen Threadripper 5000 Serie nach Vorlage:AMD Ryzen Threadripper 5000 (korrekte Bezeichnung: Für eine einheitliche Bezeichnung. (sorry))
- 00:25, 26. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen Threadripper 5000 Serie (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 5000 Workstation-CPUs: * Sockel: sWRX8. * Alle CPUs unterstützen DDR4-3200 im Octa-Channel. * L1-Cache: 64 KB (32 KB Daten + 32 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 128 PCIe 4.0-Lanes. 8 der Lanes si…) Markierung: Visuelle Bearbeitung: Gewechselt
- 23:55, 25. Jan. 2023 Skranon Diskussion Beiträge wurde automatisch von (–) zu Passiver Sichter zugeordnet
- 23:55, 25. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 5000 Desktop APUs (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 5000 Desktop-APUs: * Sockel: AM4. * Alle CPUs unterstützen DDR4-3200 im Dual-Channel. * L1-Cache: 64 KB (32 KB Daten + 32 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 24 PCIe 3.0-Lanes. 4 der Lanes sind als Link zum Chipsatz reservie…) Markierung: Visuelle Bearbeitung: Gewechselt
- 00:00, 23. Jan. 2023 Skranon Diskussion Beiträge verschob die Seite Vorlage:AMD Ryzen 1000 Serie nach Vorlage:AMD Ryzen 1000 Desktop CPUs (korrekte Bezeichnung)
- 23:44, 22. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 5000 Desktop CPUs (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 5000 Desktop-CPUs: * Sockel: AM4. * Alle CPUs unterstützen DDR4-3200 im Dual-Channel. * L1-Cache: 64 KB (32 KB Daten + 32 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 24 PCIe 4.0-Lanes, mit Ausnahme des Ryzen 5 5500, der 24 PCI Exp…) Markierung: Visuelle Bearbeitung: Gewechselt
- 22:59, 22. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 4000 Desktop APUs (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 4000 Desktop-APUs: * Sockel: AM4. * Alle CPUs unterstützen DDR4-3200 im Dual-Channel. * L1-Cache: 64 KB (32 KB Daten + 32 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 24 PCIe 3.0-Lanes. 4 der Lanes sind als Link zum Chipsatz reservie…) Markierung: Visuelle Bearbeitung: Gewechselt
- 22:31, 22. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 4000 Desktop CPUs (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 4000 Desktop-CPUs: * Sockel: AM4. * Alle CPUs unterstützen DDR4-3200 im Dual-Channel. * L1-Cache: 64 KB (32 KB Daten + 32 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 24 PCIe 3.0-Lanes. 4 der Lanes sind als Link zum Chipsatz reservie…) Markierung: Visuelle Bearbeitung: Gewechselt
- 21:12, 22. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen Threadripper 3000 Serie (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 3000 HEDT-CPUs: * Sockel (Threadripper): sTRX4 | Sockel (Threadripper Pro): sWRX8. * Threadripper-CPUs unterstützen DDR4-3200 im Quad-Channel, während Threadripper PRO-CPUs DDR4-3200 im Octa-Channel unterstützen. * L1-[[Cache]…) Markierung: Visuelle Bearbeitung: Gewechselt
- 01:10, 22. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 3000 Desktop CPUs (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 3000 Desktop-CPUs: * Sockel: AM4. * Alle CPUs unterstützen DDR4-3200 im Dual-Channel. * L1-Cache: 64 KB (32 KB Daten + 32 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 24 PCIe 4.0-Lanes. 4 der Lanes sind als Link zum Chipsatz reservie…) Markierung: Visuelle Bearbeitung: Gewechselt
- 16:29, 21. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 3000 Desktop APUs (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 3000 Desktop-APUs: * Sockel: AM4. * Alle CPUs unterstützen DDR4-2933 im Dual-Channel. * L1-Cache: 96 KB (32 KB Daten + 64 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 16 PCIe 3.0-Lanes. 4 der Lanes sind als Link zum Chipsatz reservie…) Markierung: Visuelle Bearbeitung: Gewechselt
- 15:28, 20. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen Threadripper 2000 Serie (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 2000 HEDT-CPUs: * Sockel: TR4. * Alle CPUs unterstützen DDR4-2933 im Quad-Channel. * L1-Cache: 96 KB (32 KB Daten + 64 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 64 PCIe 3.0-Lanes. 4 der Lanes sind als Link zum Chipsatz re…) Markierung: Visuelle Bearbeitung: Gewechselt
- 19:16, 19. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 2000 Desktop CPUs (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 2000-Desktop-CPUs: * Sockel: AM4. * Alle CPUs unterstützen DDR4-2933 im Dual-Channel, mit Ausnahme von R7 2700E und R5 2600E, die DDR4-2666 Geschwindigkeiten unterstützen. * L1-Cache: 96 KB (32 KB Daten + 64 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern.…) Markierung: Visuelle Bearbeitung: Gewechselt
- 17:38, 19. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 2000 Desktop APUs (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 1000-Desktop-CPUs: * Sockel: AM4. * Alle CPUs unterstützen DDR4-2666 im Dual-Channel. * L1-Cache: 96 KB (32 KB Daten + 64 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 24 PCIe 3.0-Lanes. 4 der Lanes sind als Link zum Chipsatz reserviert.…) Markierung: Visuelle Bearbeitung: Gewechselt
- 14:45, 19. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen Threadripper 1000 Serie (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 1000 HEDT-CPUs: * Sockel: TR4. * Alle CPUs unterstützen DDR4-2666 im Quad-Channel. * L1-Cache: 96 KB (32 KB Daten + 64 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 64 PCIe 3.0-Lanes. 4 der Lanes sind als Link zum Chipsatz re…)
- 23:55, 18. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Vorlage:AMD Ryzen 1000 Serie (AZ: Die Seite wurde neu angelegt: Gemeinsame Merkmale von Ryzen 1000-Desktop-CPUs: * Sockel: AM4. * Alle CPUs unterstützen DDR4-2666 im Dual-Channel. * L1-Cache: 96 KB (32 KB Daten + 64 KB Anweisungen) pro Kern. * L2-Cache: 512 KB pro Kern. * Alle CPUs unterstützen 24 PCIe 3.0-Lanes. 4 der Lanes sind als Link zum Chipsatz reserviert.…) Markierung: Visuelle Bearbeitung: Gewechselt
- 22:33, 9. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Intel-Raptor-Lake-Mikroarchitektur (AZ: Die Seite wurde neu angelegt: {{Infobox | Titel = Raptor Lake (Mikroarchitektur) | Stil = 2 | Feldname1 = Hersteller | Daten1 = Intel | Feldname2 = Herstellungsprozess | Daten2 = Intel 7 | Feldname3 = Sockel Desktop | Daten3 = LGA 1700 | Feldname4 = Verkaufs-<br />bezeichnung | Daten4 = Core-i 13. Generation | Feldname5 = L1-Cache | Daten5 = 80 KB pro P…) Markierung: Visuelle Bearbeitung
- 21:19, 8. Jan. 2023 Skranon Diskussion Beiträge erstellte die Seite Intel-Rocket-Lake-Mikroarchitektur (AZ: Die Seite wurde neu angelegt: {{Infobox | Titel = Rocket Lake (Mikroarchitektur) | Stil = 2 | Feldname1 = Hersteller | Daten1 = Intel | Feldname2 = Herstellungsprozess | Daten2 = Intel 14 nm FinFET | Feldname3 = Sockel Desktop | Daten3 = LGA 1200 | Feldname4 = Verkaufs-<br />bezeichnung | Daten4 = I…) Markierung: Visuelle Bearbeitung